ATML Accelerating Devices

Über

Das ATML Accelerating Devices forscht an GPUs und anderen Beschleunigern.

Wir unterstützen Forscher, die Geräte zu nutzen und das Beste aus der Hardware herauszuholen; wir beraten, analysieren und optimieren. In enger Zusammenarbeit mit Anbietern untersuchen wir Möglichkeiten zur Steigerung von Performance und Vermeidung von Performance-Limitern. Wir bringen unsere Expertise in eine Reihe von Projekten ein und arbeiten mit Forschern aus verschiedenen Domänen und auf unterschiedlichen Ebenen zusammen.

Unser Blog (englisch) fasst einige Higlights unserer Arbeit zusammen.


Im Rahmen der Programmorientierten Förderung (PoF IV) von Helmholtz Information trägt diese Gruppe zu Programm 1 “Engineering Digital Futures”, Topic 1 „Enabling Computational- & Data-Intensive Science and Engineering“ und Topic 2 „Supercomputing & Big Data Infrastructures“ bei.

Forschungsthemen

  • Applikations-Enablement für Beschleuniger
  • Hardware-Co-Design
  • Geräte der nächsten Generation
  • Computing-Effizienz
  • Nutzung spezifischer/Low-Level- Eigenschaften
  • Multi-Device-Optimierung
  • GPUs
  • FPGAs
  • Dataflow-Prozessoren
  • andere AI-Chips

Kontakt

Dr. Andreas Herten

JSC

Gebäude 16.3 / Raum 228

+49 2461/61-1825

E-Mail

Projekte

Keine Ergebnisse gefunden.
Loading
Keine Ergebnisse gefunden.
Loading

Frühere Projekte

Keine Ergebnisse gefunden.
Loading

Mitglieder

Keine Ergebnisse gefunden.
Loading
ATML Accelerating Devices
Gruppenfoto, Juni 2022

Veranstaltungen

Keine Ergebnisse gefunden.
Loading

Interested in our projects? Contact Andreas!

Dr. Andreas Herten

Co-Lead of division Novel System Architecture design, head of ATML Accelerating Devices PI in Helmholtz Information Program 1, Topics 1 and 2

  • Institute for Advanced Simulation (IAS)
  • Jülich Supercomputing Centre (JSC)
Gebäude 16.3 /
Raum 228
+49 2461/61-1825
E-Mail
Letzte Änderung: 10.03.2025